Windows 8.1 Installation

Diskutiere und helfe bei Windows 8.1 Installation im Bereich freie Fragen im SysProfile Forum bei einer Lösung; Ich bekomme die Meldung Windows 8.1 kann nicht installiert erden, da CPU compare exchange 128 nicht unterstützt. Meine System Intel Q9550 64 bit... Dieses Thema im Forum "freie Fragen" wurde erstellt von Unregistriert, 20. Oktober 2013.

  1. Unregistriert
    Unregistriert Gast

    Ich bekomme die Meldung
    Windows 8.1 kann nicht installiert erden, da CPU compare exchange 128 nicht unterstützt.

    Meine System Intel Q9550 64 bit *Windows 8 pro 64

    Was kann ich tun?
     
    #1 Unregistriert, 20. Oktober 2013
  2. geraldtimme
    geraldtimme Grünschnabel
    Registriert seit:
    24. Mai 2011
    Beiträge:
    1
    Zustimmungen:
    0
    #2 geraldtimme, 20. Oktober 2013
  3. Arkadius
    Arkadius Grünschnabel
    Registriert seit:
    3. August 2010
    Beiträge:
    1
    Zustimmungen:
    0
  4. Soccer-Fan
    Soccer-Fan Grünschnabel
    Registriert seit:
    25. Juli 2011
    Beiträge:
    3
    Zustimmungen:
    0
    Es handelt sich nicht um eine virtuelle installation
     
  5. BRAX1991
    BRAX1991 Gast
    Dann hol dir mal Coreinfo, lass es laufen und poste den Output. Der Prozessor sollte den Befehl eigentlich beherrschen, aber vielleicht haengt das vom Stepping ab?
     
  6. Soccer-Fan
    Soccer-Fan Grünschnabel
    Registriert seit:
    25. Juli 2011
    Beiträge:
    3
    Zustimmungen:
    0
    Hallo

    Danke für den Tip
    Hier das Ergenis


    Microsoft Windows [Version 6.2.9200]
    (c) 2012 Microsoft Corporation. Alle Rechte vorbehalten.

    C:\Windows\System32>coreinfo

    Coreinfo v3.2 - Dump information on system CPU and memory topology
    Copyright (C) 2008-2012 Mark Russinovich
    Sysinternals - Windows Sysinternals: Documentation, downloads and additional resources

    Intel(R) Core(TM)2 Quad CPU * *Q9550 *@ 2.83GHz
    Intel64 Family 6 Model 23 Stepping 10, GenuineIntel
    HTT * * * * * * * * * * Hyperthreading enabled
    HYPERVISOR * * *- * * * Hypervisor is present
    VMX * * * * * * - * * * Supports Intel hardware-assisted virtualization
    SVM * * * * * * - * * * Supports AMD hardware-assisted virtualization
    EM64T * * * * * * * * * Supports 64-bit mode

    SMX * * * * * * - * * * Supports Intel trusted execution
    SKINIT * * * * *- * * * Supports AMD SKINIT

    NX * * * * * * ** * * * Supports no-execute page protection
    SMEP * * * * * *- * * * Supports Supervisor Mode Execution Prevention
    SMAP * * * * * *- * * * Supports Supervisor Mode Access Prevention
    PAGE1GB * * * * - * * * Supports 1 GB large pages
    PAE * * * * * * * * * * Supports > 32-bit physical addresses
    PAT * * * * * * * * * * Supports Page Attribute Table
    PSE * * * * * * * * * * Supports 4 MB pages
    PSE36 * * * * * * * * * Supports > 32-bit address 4 MB pages
    PGE * * * * * * * * * * Supports global bit in page tables
    SS * * * * * * ** * * * Supports bus snooping for cache operations
    VME * * * * * * * * * * Supports Virtual-8086 mode
    RDWRFSGSBASE * *- * * * Supports direct GS/FS base access

    FPU * * * * * * * * * * Implements i387 floating point instructions
    MMX * * * * * * * * * * Supports MMX instruction set
    MMXEXT * * * * *- * * * Implements AMD MMX extensions
    3DNOW * * * * * - * * * Supports 3DNow! instructions
    3DNOWEXT * * * *- * * * Supports 3DNow! extension instructions
    SSE * * * * * * * * * * Supports Streaming SIMD Extensions
    SSE2 * * * * * ** * * * Supports Streaming SIMD Extensions 2
    SSE3 * * * * * ** * * * Supports Streaming SIMD Extensions 3
    SSSE3 * * * * * * * * * Supports Supplemental SIMD Extensions 3
    SSE4.1 * * * * *- * * * Supports Streaming SIMD Extensions 4.1
    SSE4.2 * * * * *- * * * Supports Streaming SIMD Extensions 4.2

    AES * * * * * * - * * * Supports AES extensions
    AVX * * * * * * - * * * Supports AVX intruction extensions
    FMA * * * * * * - * * * Supports FMA extensions using YMM state
    MSR * * * * * * * * * * Implements RDMSR/WRMSR instructions
    MTRR * * * * * ** * * * Supports Memory Type Range Registers
    XSAVE * * * * * - * * * Supports XSAVE/XRSTOR instructions
    OSXSAVE * * * * - * * * Supports XSETBV/XGETBV instructions
    RDRAND * * * * *- * * * Supports RDRAND instruction
    RDSEED * * * * *- * * * Supports RDSEED instruction

    CMOV * * * * * ** * * * Supports CMOVcc instruction
    CLFSH * * * * * * * * * Supports CLFLUSH instruction
    CX8 * * * * * * * * * * Supports compare and exchange 8-byte instructions
    CX16 * * * * * *- * * * Supports CMPXCHG16B instruction
    BMI1 * * * * * *- * * * Supports bit manipulation extensions 1
    BMI2 * * * * * *- * * * Supports bit maniuplation extensions 2
    ADX * * * * * * - * * * Supports ADCX/ADOX instructions
    DCA * * * * * * - * * * Supports prefetch from memory-mapped device
    F16C * * * * * *- * * * Supports half-precision instruction
    FXSR * * * * * ** * * * Supports FXSAVE/FXSTOR instructions
    FFXSR * * * * * - * * * Supports optimized FXSAVE/FSRSTOR instruction
    MONITOR * * * * - * * * Supports MONITOR and MWAIT instructions
    MOVBE * * * * * - * * * Supports MOVBE instruction
    ERMSB * * * * * - * * * Supports Enhanced REP MOVSB/STOSB
    PCLULDQ * * * * - * * * Supports PCLMULDQ instruction
    POPCNT * * * * *- * * * Supports POPCNT instruction
    SEP * * * * * * * * * * Supports fast system call instructions
    LAHF-SAHF * * * * * * * Supports LAHF/SAHF instructions in 64-bit mode
    HLE * * * * * * - * * * Supports Hardware Lock Elision instructions
    RTM * * * * * * - * * * Supports Restricted Transactional Memory instructions

    DE * * * * * * ** * * * Supports I/O breakpoints including CR4.DE
    DTES64 * * * * *- * * * Can write history of 64-bit branch addresses
    DS * * * * * * ** * * * Implements memory-resident debug buffer
    DS-CPL * * * * *- * * * Supports Debug Store feature with CPL
    PCID * * * * * *- * * * Supports PCIDs and settable CR4.PCIDE
    INVPCID * * * * - * * * Supports INVPCID instruction
    PDCM * * * * * *- * * * Supports Performance Capabilities MSR
    RDTSCP * * * * *- * * * Supports RDTSCP instruction
    TSC * * * * * * * * * * Supports RDTSC instruction
    TSC-DEADLINE * *- * * * Local APIC supports one-shot deadline timer
    TSC-INVARIANT * - * * * TSC runs at constant rate
    xTPR * * * * * *- * * * Supports disabling task priority messages

    EIST * * * * * *- * * * Supports Enhanced Intel Speedstep
    ACPI * * * * * ** * * * Implements MSR for power management
    TM * * * * * * ** * * * Implements thermal monitor circuitry
    TM2 * * * * * * * * * * Implements Thermal Monitor 2 control
    APIC * * * * * ** * * * Implements software-accessible local APIC
    x2APIC * * * * *- * * * Supports x2APIC

    CNXT-ID * * * * - * * * L1 data cache mode adaptive or BIOS

    MCE * * * * * * * * * * Supports Machine Check, INT18 and CR4.MCE
    MCA * * * * * * * * * * Implements Machine Check Architecture
    PBE * * * * * * * * * * Supports use of FERR#/PBE# pin

    PSN * * * * * * - * * * Implements 96-bit processor serial number

    PREFETCHW * * * * * * * Supports PREFETCHW instruction

    Logical to Physical Processor Map:
    *--- *Physical Processor 0
    -*-- *Physical Processor 1
    --*- *Physical Processor 2
    ---* *Physical Processor 3

    Logical Processor to Socket Map:
    **** *Socket 0

    Logical Processor to NUMA Node Map:
    **** *NUMA Node 0

    Logical Processor to Cache Map:
    *--- *Data Cache * * * * *0, Level 1, * 32 KB, Assoc * 8, LineSize *64
    *--- *Instruction Cache * 0, Level 1, * 32 KB, Assoc * 8, LineSize *64
    **-- *Unified Cache * * * 0, Level 2, * *6 MB, Assoc *24, LineSize *64
    -*-- *Data Cache * * * * *1, Level 1, * 32 KB, Assoc * 8, LineSize *64
    -*-- *Instruction Cache * 1, Level 1, * 32 KB, Assoc * 8, LineSize *64
    --*- *Data Cache * * * * *2, Level 1, * 32 KB, Assoc * 8, LineSize *64
    --*- *Instruction Cache * 2, Level 1, * 32 KB, Assoc * 8, LineSize *64
    --** *Unified Cache * * * 1, Level 2, * *6 MB, Assoc *24, LineSize *64
    ---* *Data Cache * * * * *3, Level 1, * 32 KB, Assoc * 8, LineSize *64
    ---* *Instruction Cache * 3, Level 1, * 32 KB, Assoc * 8, LineSize *64

    Logical Processor to Group Map:
    **** *Group 0





    Ich kann, da Laie, nichts damit anfangen.
     
  7. amd-power
    amd-power Grünschnabel
    Registriert seit:
    12. August 2009
    Beiträge:
    5
    Zustimmungen:
    0
    Nach dem, was ich im Internet gefunden habe, geht es um diesen Befehl:



    ... und der ist (erwartungsgemaess) vorhanden. Keine Ahnung, ob irgendwelche BIOS/UEFI-Einstellungen da interferieren koennten.

    Wie startest du das Update - aus einem laufenden System heraus (welchem?) oder clean install direkt vom Setup-USB-Stick/DVD? Standard MS ISO (wie hier im Forum erhaeltlich) oder welche Herkunft?
     
  8. Unregistriert
    Unregistriert Gast
    Danke hat funktioniert :)
     
    #8 Unregistriert, 21. Oktober 2013
  9. unregistrierter Benutzer
    unregistrierter Benutzer Gast

    Und wie ging das nu? Ich habe das gleiche Problem.
     
    #9 unregistrierter Benutzer, 22. Oktober 2013
Thema:

Windows 8.1 Installation

  1. Diese Seite verwendet Cookies. Wenn du dich weiterhin auf dieser Seite aufhältst, akzeptierst du unseren Einsatz von Cookies.
    Information ausblenden